

# **ENCODER - DECODER**



Nama : Septian Bagus Jumantoro

Kelas : 1 - D4 Teknik Komputer B

NRP : 3221600039

Dosen : Reni Soelistijorini B.Eng.,MT.

Mata Kuliah : Praktikum Rangkaian Logika 1

Hari/Tgl. Praktikum: Senin, 11 Oktober 2021

# PERCOBAAN 7

## **ENCODER – DECODER**

#### **TUJUAN:**

- Mendisain rangkaian *Encoder* dan *Decoder*
- Memahami prinsip kerja dari rangkaian *Encoder* dan *Decoder*

### **PERALATAN:**

1. Modul Trainer KL

### **TEORI:**

#### **ENCODER**

Sebuah rangkaian *Encoder* menterjemahkan keaktifan salah satu inputnya menjadi urutan bit-bit biner. Encoder terdiri dari beberapa input line, hanya salah satu dari input-input tersebut diaktifkan pada waktu tertentu, yang selanjutnya akan menghasilkan kode output N-bit. Gambar 7.1 menunjukkan blok diagram dari sebuah encoder.



Hanya salah satu bernilai HIGH pada waktu tertentu

Gambar 7.1. Blok Diagram Encoder

Tabel Kebenaran dari Rangkaian Encoder 8x3 ditunjukkan pada Tabel 7.1.

Tabel 7.1. Tabel Kebenaran Encoder 8x3.

|                |                | OUTPUT         |                |            |                |            |                |   |   |   |
|----------------|----------------|----------------|----------------|------------|----------------|------------|----------------|---|---|---|
| l <sub>0</sub> | l <sub>1</sub> | l <sub>2</sub> | l <sub>3</sub> | <b>I</b> 4 | l <sub>5</sub> | <b>l</b> 6 | l <sub>7</sub> | Α | В | С |
| 1              | 0              | 0              | 0              | 0          | 0              | 0          | 0              | 0 | 0 | 0 |
| 0              | 1              | 0              | 0              | 0          | 0              | 0          | 0              | 0 | 0 | 1 |
| 0              | 0              | 1              | 0              | 0          | 0              | 0          | 0              | 0 | 1 | 0 |
| 0              | 0              | 0              | 1              | 0          | 0              | 0          | 0              | 0 | 1 | 1 |
| 0              | 0              | 0              | 0              | 1          | 0              | 0          | 0              | 1 | 0 | 0 |
| 0              | 0              | 0              | 0              | 0          | 1              | 0          | 0              | 1 | 0 | 1 |
| 0              | 0              | 0              | 0              | 0          | 0              | 1          | 0              | 1 | 1 | 0 |
| 0              | 0              | 0              | 0              | 0          | 0              | 0          | 1              | 1 | 1 | 1 |

Berdasarkan output dari Tabel Kebenaran Tabel 7.1, dibuat rangkaian encoder yang merupakan aplikasi dari gerbang OR, seperti ditunjukkan pada Gambar 7.2.



Gambar 7.2. Rangkaian Encoder 8x3

#### **DECODER**

Sebuah *Decoder* adalah rangkaian logika yang menerima input-input biner dan mengaktifkan salah satu output-nya sesuai dengan urutan biner inputnya.

Blok Diagram dari rangkaian Decoder diberikan pada Gambar 7.3.



Gambar 7.3. Blok Diagram Decoder

Beberapa rangkaian Decoder yang sering dijumpai adalah decoder 3x8 ( 3 bit input dan 8 output line), decoder 4x16, decoder BCD to Decimal (4 bit input dan 10 output line), decoder *BCD to 7 segment* (4 bit input dan 8 output line).

Khusus untuk *BCD to 7 segment* mempunyai prinsip kerja yang berbeda dengan decoder-decoder yang lain, di mana kombinasi dari setiap inputnya dapat mengaktifkan beberapa output line-nya (bukan salah satu line).

Tabel Kebenaran sebuah Decoder 3 x 8 ditunjukkan pada Tabel 7.2

Tabel 7.2. Tabel Kebenaran Decoder 3x8.

|   | INPL | JT | OUTPUT |    |    |    |    |            |    |    |  |  |
|---|------|----|--------|----|----|----|----|------------|----|----|--|--|
| Α | В    | С  | 00     | 01 | 02 | О3 | 04 | <b>O</b> 5 | 06 | 07 |  |  |
| 0 | 0    | 0  | 1      | 0  | 0  | 0  | 0  | 0          | 0  | 0  |  |  |
| 0 | 0    | 1  | 0      | 1  | 0  | 0  | 0  | 0          | 0  | 0  |  |  |
| 0 | 1    | 0  | 0      | 0  | 1  | 0  | 0  | 0          | 0  | 0  |  |  |
| 0 | 1    | 1  | 0      | 0  | 0  | 1  | 0  | 0          | 0  | 0  |  |  |
| 1 | 0    | 0  | 0      | 0  | 0  | 0  | 1  | 0          | 0  | 0  |  |  |
| 1 | 0    | 1  | 0      | 0  | 0  | 0  | 0  | 1          | 0  | 0  |  |  |
| 1 | 1    | 0  | 0      | 0  | 0  | 0  | 0  | 0          | 1  | 0  |  |  |
| 1 | 1    | 1  | 0      | 0  | 0  | 0  | 0  | 0          | 0  | 1  |  |  |

Berdasarkan output dari Tabel Kebenaran di atas, dibuat rangkaian decoder yang merupakan aplikasi dari gerbang AND, seperti ditunjukkan pada Gambar 7.4.



Gambar 7.4. Rangkaian Decoder 3x8

## **PROSEDUR:**

1. Buat Rangkaian Encoder 8x3 seperti Gambar 7.2. Tuliskan hasilnya pada Tabel Kebenaran. Bandingkan Tabel Kebenaran yang anda buat dengan Tabel 7.1.

Rangkaian Encoder 8x3:



Tabel Kebenaran 7.2

|                |                | OUTPUT         |                |                |                |                |                |   |   |   |
|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|---|---|---|
| I <sub>0</sub> | l <sub>1</sub> | l <sub>2</sub> | I <sub>3</sub> | I <sub>4</sub> | l <sub>5</sub> | l <sub>6</sub> | l <sub>7</sub> | Α | В | C |
| 1              | 0              | 0              | 0              | 0              | 0              | 0              | 0              | 0 | 0 | 0 |
| 0              | 1              | 0              | 0              | 0              | 0              | 0              | 0              | 0 | 0 | 1 |
| 0              | 0              | 1              | 0              | 0              | 0              | 0              | 0              | 0 | 1 | 0 |
| 0              | 0              | 0              | 1              | 0              | 0              | 0              | 0              | 0 | 1 | 1 |
| 0              | 0              | 0              | 0              | 1              | 0              | 0              | 0              | 1 | 0 | 0 |
| 0              | 0              | 0              | 0              | 0              | 1              | 0              | 0              | 1 | 0 | 1 |
| 0              | 0              | 0              | 0              | 0              | 0              | 1              | 0              | 1 | 1 | 0 |
| 0              | 0              | 0              | 0              | 0              | 0              | 0              | 1              | 1 | 1 | 1 |

Tabel Kebenaran 7.1

|                |                | OUTPUT         |                |                       |                |                |                |   |   |   |
|----------------|----------------|----------------|----------------|-----------------------|----------------|----------------|----------------|---|---|---|
| I <sub>0</sub> | I <sub>1</sub> | l <sub>2</sub> | I <sub>3</sub> | <b>I</b> <sub>4</sub> | l <sub>5</sub> | I <sub>6</sub> | l <sub>7</sub> | Α | В | С |
| 1              | 0              | 0              | 0              | 0                     | 0              | 0              | 0              | 0 | 0 | 0 |
| 0              | 1              | 0              | 0              | 0                     | 0              | 0              | 0              | 0 | 0 | 1 |
| 0              | 0              | 1              | 0              | 0                     | 0              | 0              | 0              | 0 | 1 | 0 |
| 0              | 0              | 0              | 1              | 0                     | 0              | 0              | 0              | 0 | 1 | 1 |
| 0              | 0              | 0              | 0              | 1                     | 0              | 0              | 0              | 1 | 0 | 0 |
| 0              | 0              | 0              | 0              | 0                     | 1              | 0              | 0              | 1 | 0 | 1 |
| 0              | 0              | 0              | 0              | 0                     | 0              | 1              | 0              | 1 | 1 | 0 |
| 0              | 0              | 0              | 0              | 0                     | 0              | 0              | 1              | 1 | 1 | 1 |

Berdasarkan tabel kebenaran 7.2 dan 7.1 memiliki output yang sama.

 Buat Rangkaian Decoder 3x8 seperti Gambar 7.4. Tuliskan hasilnya pada Tabel Kebenaran. Bandingkan Tabel Kebenaran yang anda buat dengan Tabel 7.2 Rangkaian Decoder 3x8:



Tabel Kebenaran 7.4

|   | INPUT |   |                | OUTPUT         |                |                |                |                |                |                |  |  |  |
|---|-------|---|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|--|--|--|
| Α | В     | С | I <sub>0</sub> | l <sub>1</sub> | l <sub>2</sub> | l <sub>3</sub> | I <sub>4</sub> | l <sub>5</sub> | I <sub>6</sub> | l <sub>7</sub> |  |  |  |
| 0 | 0     | 0 | 1              | 0              | 0              | 0              | 0              | 0              | 0              | 0              |  |  |  |
| 0 | 0     | 1 | 0              | 1              | 0              | 0              | 0              | 0              | 0              | 0              |  |  |  |
| 0 | 1     | 0 | 0              | 0              | 1              | 0              | 0              | 0              | 0              | 0              |  |  |  |
| 0 | 1     | 1 | 0              | 0              | 0              | 1              | 0              | 0              | 0              | 0              |  |  |  |
| 1 | 0     | 0 | 0              | 0              | 0              | 0              | 1              | 0              | 0              | 0              |  |  |  |
| 1 | 0     | 1 | 0              | 0              | 0              | 0              | 0              | 1              | 0              | 0              |  |  |  |
| 1 | 1     | 0 | 0              | 0              | 0              | 0              | 0              | 0              | 1              | 0              |  |  |  |
| 1 | 1     | 1 | 0              | 0              | 0              | 0              | 0              | 0              | 0              | 1              |  |  |  |

Tabel Kebenaran 7.2

|                |                | OUTPUT         |                |                       |                |                |                |   |   |   |
|----------------|----------------|----------------|----------------|-----------------------|----------------|----------------|----------------|---|---|---|
| I <sub>0</sub> | I <sub>1</sub> | I <sub>2</sub> | I <sub>3</sub> | <b>I</b> <sub>4</sub> | l <sub>5</sub> | I <sub>6</sub> | l <sub>7</sub> | Α | В | С |
| 1              | 0              | 0              | 0              | 0                     | 0              | 0              | 0              | 0 | 0 | 0 |
| 0              | 1              | 0              | 0              | 0                     | 0              | 0              | 0              | 0 | 0 | 1 |
| 0              | 0              | 1              | 0              | 0                     | 0              | 0              | 0              | 0 | 1 | 0 |
| 0              | 0              | 0              | 1              | 0                     | 0              | 0              | 0              | 0 | 1 | 1 |
| 0              | 0              | 0              | 0              | 1                     | 0              | 0              | 0              | 1 | 0 | 0 |
| 0              | 0              | 0              | 0              | 0                     | 1              | 0              | 0              | 1 | 0 | 1 |
| 0              | 0              | 0              | 0              | 0                     | 0              | 1              | 0              | 1 | 1 | 0 |
| 0              | 0              | 0              | 0              | 0                     | 0              | 0              | 1              | 1 | 1 | 1 |

Berdasarkan tabel kebenaran 7.4 dan 7.2, keduanya mempunyai nilai terbalik. Dimana tabel 7.4 memiliki input A, B, C dan output I0, I1, I2, I3, I4, I5, I6, I7, I8, I9. Sedangkan tabel 7.2 memiliki input I0, I1, I2, I3, I4, I5, I6, I7, I8, I9 dan output A, B, C

# **TUGAS:**

1. Buat rangkaian Encoder 12x4 yang terdiri dari gerbang-gerbang logika saja. Dapatkan Tabel Kebenarannya.

Rangkaian Encoder 12x4:



Tabel Kebenaran

|                |                |                |                |                       | INP            | UT             |                |                |                |                 |                 | OUTPUT |   |   |   |
|----------------|----------------|----------------|----------------|-----------------------|----------------|----------------|----------------|----------------|----------------|-----------------|-----------------|--------|---|---|---|
| I <sub>0</sub> | l <sub>1</sub> | l <sub>2</sub> | I <sub>3</sub> | <b>I</b> <sub>4</sub> | I <sub>5</sub> | l <sub>6</sub> | l <sub>7</sub> | l <sub>8</sub> | l <sub>9</sub> | I <sub>10</sub> | I <sub>11</sub> | Α      | В | С | D |
| 1              | 0              | 0              | 0              | 0                     | 0              | 0              | 0              | 0              | 0              | 0               | 0               | 0      | 0 | 0 | 0 |
| 0              | 1              | 0              | 0              | 0                     | 0              | 0              | 0              | 0              | 0              | 0               | 0               | 0      | 0 | 0 | 1 |
| 0              | 0              | 1              | 0              | 0                     | 0              | 0              | 0              | 0              | 0              | 0               | 0               | 0      | 0 | 1 | 0 |
| 0              | 0              | 0              | 1              | 0                     | 0              | 0              | 0              | 0              | 0              | 0               | 0               | 0      | 0 | 1 | 1 |
| 0              | 0              | 0              | 0              | 1                     | 0              | 0              | 0              | 0              | 0              | 0               | 0               | 0      | 1 | 0 | 0 |
| 0              | 0              | 0              | 0              | 0                     | 1              | 0              | 0              | 0              | 0              | 0               | 0               | 0      | 1 | 0 | 1 |
| 0              | 0              | 0              | 0              | 0                     | 0              | 1              | 0              | 0              | 0              | 0               | 0               | 0      | 1 | 1 | 0 |
| 0              | 0              | 0              | 0              | 0                     | 0              | 0              | 1              | 0              | 0              | 0               | 0               | 0      | 1 | 1 | 1 |
| 0              | 0              | 0              | 0              | 0                     | 0              | 0              | 0              | 1              | 0              | 0               | 0               | 1      | 0 | 0 | 0 |
| 0              | 0              | 0              | 0              | 0                     | 0              | 0              | 0              | 0              | 1              | 0               | 0               | 1      | 0 | 0 | 1 |
| 0              | 0              | 0              | 0              | 0                     | 0              | 0              | 0              | 0              | 0              | 1               | 0               | 1      | 0 | 1 | 0 |
| 0              | 0              | 0              | 0              | 0                     | 0              | 0              | 0              | 0              | 0              | 0               | 1               | 1      | 0 | 1 | 1 |

2. Dengan menggunakan kombinasi gerbang-gerbang logika yang sudah anda kenal, buat rangkaian Decoder *BCD to 7-segment*.



### **KESIMPULAN**

Berdasarkan praktikum tersebut diketahui bahwa rangkaian Encoder dapat digunakan untuk konversi bilangan desimal(input) menjadi biner(output) menggunakan gerbang OR. Sedangankan untuk rangkaian Decoder dapat digunakan untuk konversi bilangan biner(input) menjadi bilangan desimal(output) menggunakan gerbang AND. Lalu jika kedua rangkaian di kombinasi maka akan menghasilkan ranngkaian BCD to 7 Segment yang memiliki fungsi untuk koneversi bilangan biner(input) menjadi bilangan hexadesimal(output).